TP VHDL prise en main.doc

Prise en main de Quartus. Description VDHL de bas niveau. VHDL. JBr nov.-06
... Quelles est la référence du FPGA de la carte DE2 ? ????????????
??. Sur quelle ... Etat logique disponible lorsque a touche est appuyée ? ?

Part of the document

Ce document est à compléter directement pendant la séance. Pour le travail
préparatoire préciser systématiquement la ou les pages contenant les
informations. Travail Préparatoire A partir du manuel utilisateur « DE2_user_manual.pdf » compléter les
informations manquantes : . Quelles est la référence du FPGA de la carte DE2 ?
........................................... . Sur quelle broche est connectée la led LEDG0 ? Est elle active au
niveau haut ou bas ?
.................................................................. . Sur quelle broche est connecté le bouton poussoir KEY0 ? Etat logique
disponible lorsque a touche est appuyée ?
.................................................................. . Sur quelle broche est connecté le switch SW0 ?
................................................ POUR CHAQUE EXERCICE CREER UN NOUVEAU REPERTOIRE ET COPIER AU BESOIN LES
SOURCES QUI VOUS SERONT UTILES DANS CE REPERTOIRE.
1- Prise en Main de Quartus
Ecrire la description VHDL qui allume la ledG0 et assigne SW1 sur la
ledG2.
2- Porte OU à 3 entrée
Faire une porte ET à 3 entrées. Simuler votre descrition uis faire a
synthèse. Les switchs SW[2..0] seront utilisés ainsi que la ledG0.
2-1 Description 1
Les entrées et sorties seront décrites bit à bit : emploi de
std_logic.
2-2 Description 2
Les entrées seront regroupées sous forme de bus : emploi de
std_logic_vector
3- additionneur complet 1 bit
Dessiner sur papier le boîtier du composant. Bilan des entrées/sorties.
Donner les équations logiques de cet additionneur 1 bit complet.
Donner la description VHDL ( description BAS NIVEAU à partir de opérateurs
AND, OR, NOT etc...) et faire la synthèse. Permuter les lignes de votre code. Refaites la synthèse et vérifier les
répercutions sur le fonctionnement.